Lattice FPGA iCE40HX4K-TQ144, iCE40 HX 3520 Cells, 80kbit, 440 Blocks, 144-Pin TQFP
- RS 제품 번호:
- 772-0057
- 제조사 부품 번호:
- iCE40HX4K-TQ144
- 제조업체:
- Lattice Semiconductor
본 이미지는 참조용이오니 재확인이 필요하시면 문의해주세요.
대량 구매 할인 기용 가능
Subtotal (1 unit)*
₩16,262.00
재고있음
- 55 개 단위 배송 준비 완료
- 추가로 2026년 1월 28일 부터 455 개 단위 배송
더 자세한 내용이 필요하신가요? 필요한 수량을 입력하고 '배송일 확인'을 클릭하면 더 많은 재고 및 배송 세부정보를 확인하실 수 있습니다.
수량 | 한팩당 |
|---|---|
| 1 - 9 | ₩16,262.00 |
| 10 - 49 | ₩15,923.60 |
| 50 + | ₩15,453.60 |
* 참고 가격: 실제 구매가격과 다를 수 있습니다
- RS 제품 번호:
- 772-0057
- 제조사 부품 번호:
- iCE40HX4K-TQ144
- 제조업체:
- Lattice Semiconductor
사양
참조 문서
제정법과 컴플라이언스
제품 세부 사항
제품 정보를 선택해 유사 제품을 찾기
모두 선택 | 제품 정보 | 값 |
|---|---|---|
| 브랜드 | Lattice Semiconductor | |
| Family Name | iCE40 HX | |
| Number of Logic Cells | 3520 | |
| Number of Logic Units | 440 | |
| Number of Registers | 3520 | |
| Mounting Type | Surface Mount | |
| Package Type | TQFP | |
| Pin Count | 144 | |
| Number of RAM Bits | 80kbit | |
| Dimensions | 20 x 20 x 1.45mm | |
| Height | 1.45mm | |
| Length | 20mm | |
| Width | 20mm | |
| Maximum Operating Temperature | +85 °C | |
| Minimum Operating Supply Voltage | 1.14 V | |
| Minimum Operating Temperature | -40 °C | |
| Maximum Operating Supply Voltage | 1.26 V | |
| 모두 선택 | ||
|---|---|---|
브랜드 Lattice Semiconductor | ||
Family Name iCE40 HX | ||
Number of Logic Cells 3520 | ||
Number of Logic Units 440 | ||
Number of Registers 3520 | ||
Mounting Type Surface Mount | ||
Package Type TQFP | ||
Pin Count 144 | ||
Number of RAM Bits 80kbit | ||
Dimensions 20 x 20 x 1.45mm | ||
Height 1.45mm | ||
Length 20mm | ||
Width 20mm | ||
Maximum Operating Temperature +85 °C | ||
Minimum Operating Supply Voltage 1.14 V | ||
Minimum Operating Temperature -40 °C | ||
Maximum Operating Supply Voltage 1.26 V | ||
Field Programmable Gate Arrays, Lattice Semiconductor
For these non-cancellable (NC), and non-returnable (NR) products, Terms and Conditions apply.
An FPGA is a semiconductor device consisting of a matrix of Configurable Logic Blocks (CLBs) connected through programmable interconnects. The user determines these interconnections by programming SRAM. A CLB can be simple (AND, OR gates, etc) or complex (a block of RAM). The FPGA allows changes to be made to a design even after the device is soldered into a PCB.
관련된 링크들
- Lattice FPGA ICE40HX4K-TQ144, iCE40 HX 3520 Cells, 80kbit, 440 Blocks, 144-Pin TQFP
- Lattice FPGA iCE40HX1K-VQ100, iCE40 HX 1280 Cells, 64kbit, 160 Blocks, 100-Pin VQFP
- Lattice FPGA ICE40LP1K-CM49, iCE40 LP 1280 Cells, 64kbit, 160 Blocks, 49-Pin UCBGA
- Altera FPGA EP2C5T144I8N, Cyclone II 4608 Cells, 4608 Blocks, 144-Pin TQFP
- Altera FPGA EP2C5T144C8N, Cyclone II 4608 Cells, 4608 Blocks, 144-Pin TQFP
- Altera FPGA EP4CE6E22I7N, Cyclone 6272 Cells, 6272 Gates, 276480, 392 Blocks, 144-Pin EQFP
- Microchip FPGA MPF200TS-FCVG484I, PolarFire FPGA 192000 Cells, 13300kbit, 484-Pin BGA
- Microchip FPGA MPF200TS-FCSG325I, PolarFire FPGA 192000 Cells, 13300kbit, 325-Pin LFBGA
